

# Федеральное государственное бюджетное образовательное учреждение высшего образования

#### «МИРЭА - Российский технологический университет»

#### РТУ МИРЭА

Институт Информационных Технологий Кафедра Вычислительной Техники (BT)

#### ОТЧЁТ ПО ПРАКТИЧЕСКОЙ РАБОТЕ № 3

«Основы верификации»

по дисциплине

«Схемотехника устройств компьютерных систем»

| Выполнил студент группы ИВБО-08-22 | Стецюк В.В. |
|------------------------------------|-------------|
| Принял ассистент кафедры ВТ        | Дуксин Н.А. |
| Практическая работа выполнена      | «»2024 г.   |
| «Зачтено»                          | « » 2024 г. |

# **АННОТАЦИЯ**

Данная работа включает в себя 10 рисунков и 12 листингов. Количество страниц в работе — 28.

# СОДЕРЖАНИЕ

| ВВЕДЕНИЕ4                                                                |
|--------------------------------------------------------------------------|
| 1 СОЗДАНИЕ НЕОБХОДИМЫХ МОДУЛЕЙ5                                          |
| 1.1 Создание модуля конечного автомата                                   |
| 1.2 Создание модуля верхнего уровня                                      |
| 2 СОЗДАНИЕ ТЕСТОВЫХ МОДУЛЕЙ И ИХ ВЕРИФИКАЦИЯ 13                          |
| 2.1 Создание тестов и верификация тестового модуля конечного автомата 13 |
| 2.2 Создание и верификация тестового модуля управления семисегментными   |
| индикаторами15                                                           |
| 2.3 Создание и верификация тестового модуля конечного устройства 19      |
| 3 ДОБАВЛЕНИЕ IP-ЯДРА VIO, СОЗДАНИЕ ФАЙЛА ПРОЕКТНЫХ                       |
| ОГРАНИЧЕНИЙ И ЗАГРУЗКА ПРОЕКТА НА ОТЛАДОЧНУЮ ПЛАТУ                       |
| NEXYS A7                                                                 |
| ЗАКЛЮЧЕНИЕ                                                               |
| СПИСОК ИСПОЛЬЗОВАННЫХ ИСТОЧНИКОВ28                                       |

## **ВВЕДЕНИЕ**

практической работе изучаются основные подходы и В данной инструменты для верификации проектов [1-2]. Разрабатываемое устройство представляет из себя конечный автомат устройства, разработанного в прошлых практические, с подключённым набором устройств для ввода/вывода [3]. Для каждого из устройств, входящих в конечное устройство, будет разработано верификационное окружение ДЛЯ проведения тестов И проведены соответствующие тесты. Для конечного устройства так же будет разработано верификационное окружение, а также будет произведена верификация с использованием VIO.

# 1 СОЗДАНИЕ НЕОБХОДИМЫХ МОДУЛЕЙ

#### 1.1 Создание модуля конечного автомата

Название модуля — «fsm». Модуль обладает входами: «clk» — синхросигнал, «R\_I» — сигнал о готовности входных данных, «reset» — сброс, «dataIn» — шестнадцатибитная шина входных данных; выходами: «dataOut» — шестнадцатибитная шина выходных данных, «R\_O» — сигнал о готовности выходных данных, «current\_state» — трёхбитная шина текущего состояния. У модуль есть регистры «REG\_A», «REG\_B», «REG\_C», «REG\_D», в которых сохраняются входные данные, регистр «REG\_RES», который хранит результат вычислений, значение которого подаётся на выход «dataOut».

Автомат обладает 5 состояниями «S0», «S1», «S2», «S3», «S4» и «S5», переключается между ними последовательно, останавливаясь в состоянии «S5». В состоянии «S0» значения регистров устанавливаются в 0. В состояниях «S1», «S2», «S3» и «S4» записываются данные в регистры «REG\_A», «REG\_B», «REG\_C», «REG\_D» соответственно. В состоянии «S5» в «REG\_RES» записывается результат «REG\_A - REG\_B << REG\_C \* REG\_D» и «R\_O» присваивается значение 1. При поступлении сигнала «reset» состояние автомата сбрасывается в «S0».

Код модуля представлен в Листинге 1.1.

*Листинг 1.1 – Реализация модуля конечного автомата* 

```
module fsm(
    input signed [15:0] dataIn,
    input R_I,
    input reset,
    input clk,
    output signed [15:0] dataOut,
    output [2:0] current_state,
    output reg R_O
);
parameter SO = 0, S1 = 1, S2 = 2, S3 = 3, S4 = 4, S5 = 5;
reg [2:0] state, new_state;
reg signed [15:0] REG_A, REG_B, REG_C, REG_D;
reg signed [15:0] REG_RES;
initial
begin
    state = S0;
```

```
new state = 0;
    REG^{-}A = 0;
    REG^{-}B = 0;
    REG RES = 0;
    R O = 0;
end
always@(posedge clk)
begin
    if (reset)
        state <= S0;
    else
         state <= new state;</pre>
end
always@(posedge clk)
begin
    case(state)
         S0:
         begin
             REG A <= 0;
             REG_B <= 0;
REG_C <= 0;
             REG D <= 0;
             REG RES <= 16'b0;
             new_state <= S1;</pre>
             R_O <= 0;
         end
         S1: if (R I)
         begin
             REG A <= dataIn;</pre>
             new_state <= S2;</pre>
         end
         S2: if (R_I)
         begin
             REG_B <= dataIn;</pre>
             new state <= S3;</pre>
         end
         S3: if (R_I)
         begin
             REG C <= dataIn;</pre>
             new_state <= S4;</pre>
         end
         S4: if (R I)
             REG D <= dataIn;</pre>
             new state <= S5;</pre>
         end
         S5:
             REG RES <= REG A - REG B << REG C * REG D;
             R O <= 1;
         end
    endcase
end
assign dataOut = REG RES;
assign current state = state;
endmodule
```

#### 1.2 Создание модуля верхнего уровня

Для создания модуля верхнего уровня будут использованы дополнительные модули, разработанные ранее в лабораторной работе 1. Код для модулей, описывающих синхронизатор, делитель частоты, фильтр дребезга контактов, счетчик и модуль управления семисегментными индикаторами представлен в листингах 1.2–1.6.

Листинг 1.2 – Реализация модуля синхронизатора

```
module synchronizer(
    input in, clk,
    output out);

reg a, b;

always@(posedge clk)
begin
    b <= a;
    a <= in;
end

assign out = b;
endmodule</pre>
```

Листинг 1.3 – Реализация модуля счётчика

```
module counter #(STEP = 1, MODULE = 2)(
    input clk, reset, enable, direction,
    output reg[$clog2(MODULE)-1:0] cnt
);
initial cnt = 0;
always@(posedge clk)
begin
    if (reset)
        cnt <= 0;
    else if (enable)
        cnt <= direction ? (MODULE + cnt - STEP) % MODULE : (cnt + STEP) %
MODULE;
end
endmodule</pre>
```

Листинг 1.4 – Реализация модуля делителя частоты

```
module clk_divider #(DIV = 2) (
    input clk,
    output reg clk_div);

wire [$clog2(DIV/2)-1:0] cnt;

counter #(.STEP(1), .MODULE(DIV/2)) cntr(
    .clk(clk),
```

```
.reset(1'b0),
    .enable(1'b1),
    .direction(1'b0),
    .cnt(cnt)
);
initial clk_div = 0;
always@(posedge clk)
    if (cnt == 0)
        clk_div = ~clk_div;
endmodule
```

Листинг 1.5 – Реализация модуля фильтра дребезга кантактов

```
module debouncer # (MODULE = 8) (
   input clk, in signal, CLOCK ENABLE,
    output reg out signal, reg out signal enable
 );
wire sync signal;
wire [$clog2(MODULE)-1:0] counter res;
synchronizer sync(.in(in signal), .clk(clk), .out(sync signal));
counter #(.MODULE(MODULE), .STEP(1)) cntr(
    .clk(clk),
    .reset(sync signal~^out signal),
    .enable(CLOCK ENABLE),
    .direction (1'b0),
    .cnt(counter res)
);
always@(posedge clk)
begin
    if (&(counter res) & CLOCK ENABLE)
        out signal <= sync signal;
    out signal enable <= &(counter res) & sync signal & CLOCK ENABLE;
end
endmodule
```

Листинг 1.6 – Реализация модуля управления семисегментыми индикаторами

```
module SevenSegmentLED(
    input [7:0] AN_MASK,
    input [31:0] NUMBER,
    input clk,
    input RESET,
    output [7:0] AN,
    output reg[7:0] SEG);

wire[2:0] counter_res;

counter #(.MODULE(8), .STEP(1)) cntr(
    .clk(clk),
    .reset(RESET),
    .enable(1'b1),
    .direction(1'b0),
    .cnt(counter_res)
);
```

```
reg [7:0] AN REG = 0;
assign AN = AN REG | AN MASK;
wire [3:0] NUMBER SPLITTER[0:7];
genvar i;
generate
    for (i = 0; i < 8; i = i + 1)
    begin
        assign NUMBER SPLITTER[i] = NUMBER[((i+1)*4-1)-:4];
endgenerate
always @(posedge clk)
begin
    if (RESET)
        SEG <= 8'b11111111;
    else
    begin
        case (NUMBER SPLITTER[counter res])
            4'h0: SEG <= 8'b11000000;
            4'h1: SEG <= 8'b11111001;
            4'h2: SEG <= 8'b10100100;
            4'h3: SEG <= 8'b10110000;
            4'h4: SEG <= 8'b10011001;
            4'h5: SEG <= 8'b10010010;
            4'h6: SEG <= 8'b10000010;
            4'h7: SEG <= 8'b11111000;
            4'h8: SEG <= 8'b10000000;
            4'h9: SEG <= 8'b10010000;
            4'ha: SEG <= 8'b10001000;
            4'hb: SEG <= 8'b10000011;
            4'hc: SEG <= 8'b11000110;
            4'hd: SEG <= 8'b10100001;
            4'he: SEG <= 8'b10000110;
            4'hf: SEG <= 8'b10001110;
            default: SEG <= 8'b11111111;</pre>
        endcase
        AN REG = \sim (8'b1 << counter res);
    end
end
endmodule
```

Модуль верхнего уровня имеет название «controller». Он обладает следующими портами: шестнадцатибитный входной порт «SWITCHES» значение, которое вводится с помощью рычажковых переключаетей, входной порт «button\_in» - кнопка для разрешения записи, синхросигнал «clk», входной порт «button\_reset\_in» для сброса значени, выходной порт «AN» – шина разрешающих входов анодов для всех индикаторов, «SEG» - шина катодов для одного индикатора.

Создается экземпляр модуля «debouncer» с названием «dbnc», в единственный параметр которого передается 128. К портам «clk», «in signal»,

«CLOCK\_ENABLE» и «out\_signal\_enable» подключаются «clk», «button\_in», «1'b1» и «button\_signal\_en» соответственно. Также создается экземпляр модуля «debouncer» с названием «dbncReset», в единственный параметр которого передается 512. К портам «clk», «in\_signal», «CLOCK\_ENABLE» и «out\_signal\_enable» подключаются «clk», «RESET», «1'b1» и « reset\_signal\_en» соответственно.

Создается экземпляр модуля «debouncer» с названием «dbnc», в единственный параметр которого передается 128. К портам «clk», «in\_signal», «CLOCK\_ENABLE», «out\_signal» и «out\_signal\_enable» подключаются «clk», «button\_in», «1'b1», «button\_signal» и «button\_signal\_en» соответственно. Также создается экземпляр модуля «debouncer» с названием «dbnc\_reset», в единственный параметр которого передается 128. К портам «clk», «in\_signal», «CLOCK\_ENABLE», «out\_signal» и «out\_signal\_enable» подключаются «clk», «button\_reset\_in», «1'b1», «reset\_signal» и «reset\_signal\_en» соответственно.

Создается экземпляр модуля «clk\_div» с названием «div», в единственный параметр которого передается 1024. К портам «clk» и «clk\_div» подключаются «clk» и «clk\_div» соответственно.

Создается экземпляр модуля «SevenSegmentLED» с названием «led». К портам «AN\_MASK», «NUMBER», «RESET», «clk», «AN» и «SEG» подключаются «mask», «number», «reset\_signal», «clk\_div», «AN» и «SEG» соответственно.

Создаётся экземпляр модуля «fsm» с названием «automat» К портам «dataIn», «R\_I», «reset», «clk», «dataOut», «R\_O» и «current\_state» подключаются «SWITCHES», «button\_signal\_en», «reset\_signal», «clk», «dataOut», «R\_O» и «state» соответсвенно.

В блоке «always», работающему по переднему фронту, при «R\_O», равном 1, в последние 16 бит «NUMBERS» записывается «dataOut», противном случае туда записывается «SWITCHES». В следующие 4 бита «NUMBERS» значение «A<sub>16</sub>», «B<sub>16</sub>», «C<sub>16</sub>», «D<sub>16</sub>» или «F<sub>16</sub>» при значениях «state» «S1», «S2», «S3», «S4»,

«S5» соответственно. При «reset\_signal», равном 1, выполняется установка значений «NUMBER» в 0 и «AN\_MASK» в «8'b11111111».

Код модуля верхнего уровня представлен в Листинге 1.7.

Листинг 1.7 – Реализация модуля управления семисегментыми индикаторами

```
timescale 1ns / 1ps
module controller(
    input signed [15:0] SWITCHES,
    input button in, button reset in,
   input clk,
    output [7:0] AN,
    output [7:0] SEG
);
wire button signal, button signal en, reset signal en, reset signal, clk div,
reg [7:0] AN MASK = 8'b11111111;
reg signed [\overline{3}1:0] NUMBER = 0;
wire signed [15:0] dataOut;
parameter S1 = 1, S2 = 2, S3 = 3, S4 = 4, S5 = 5;
wire [2:0] stat;
debouncer #(128) dbnc(
    .clk(clk),
    .in signal (button in),
    .CLOCK ENABLE (1'b1),
    .out signal(button signal),
    .out signal enable(button signal en));
debouncer #(128) dbnc reset(
    .clk(clk),
    .in_signal(button_reset_in),
    .CLOCK_ENABLE(1'b1),
    .out_signal(reset_signal),
    .out_signal_enable(reset_signal_en));
clk divider #(1024) div(
    .clk(clk),
    .clk div(clk div));
SevenSegmentLED led(
    .AN MASK (AN MASK),
    .NUMBER (NUMBER),
    .clk(clk div),
    .RESET(reset signal),
    .AN(AN),
    .SEG(SEG));
fsm automat(.dataIn(SWITCHES), .R I(button signal en), .reset(reset signal),
.clk(clk), .dataOut(dataOut), .R O(R O), .current state(stat));
always@(posedge clk)
begin
    if (R 0)
         NUMBER <= {NUMBER[31:16], dataOut};</pre>
        NUMBER <= {NUMBER[31:16], SWITCHES};</pre>
    case(stat)
        S1:
```

```
NUMBER[20:16] <= 4'ha;
        S2:
            NUMBER[20:16] <= 4'hb;</pre>
        s3:
           NUMBER[20:16] <= 4'hc;
       S4:
           NUMBER[20:16] <= 4'hd;
       S5:
           NUMBER[20:16] <= 4'hf;
    endcase
   AN MASK <= {AN MASK[7:5], 5'b0};
   if (reset_signal)
   begin
       NUMBER <= 0;
        AN MASK <= 8'b11111111;
    end
end
endmodule
```

# 2 СОЗДАНИЕ ТЕСТОВЫХ МОДУЛЕЙ И ИХ ВЕРИФИКАЦИЯ

# 2.1 Создание тестов и верификация тестового модуля конечного автомата

Для тестирования были выбраны следующие наборы тестов:

- «а» равное 1101<sub>2</sub>, «b» равное 1010<sub>2</sub>, «c» равное 1001<sub>2</sub> и «d» равное 0001<sub>2</sub>. Эталонным значением на выходе является 11000000000<sub>2</sub>. Данный тест проверяет общую работоспособность написанного модуля.
- «а» равное 1111<sub>2</sub>, «b» равное 0101<sub>2</sub>, «c» равное 0010<sub>2</sub> и «d» равное 0110<sub>2</sub>. Эталонным значением на выходе является 101000000000000<sub>2</sub>.
   Данный тест проверяет корректно ли будет работать модуль при сдвиге на отрицательное число.
- «а» равное 1111<sub>2</sub>, «b» равное 0111<sub>2</sub>, «c» равное 0011<sub>2</sub> и «d» равное 0100<sub>2</sub>. Эталонным значением на выходе является 100000000000000<sub>2</sub>.
   Данный тест проверяет корректно ли будет работать с произведением отрицательных чисел.

Верификационное окружение для проведения тестов конечного автомата представлено представлен модулем «test\_fsm». Объявляются однобитные регистры «clk», «btn», «reset», шестнадцатибитныей регистр «data» и шестнадцатибитныей цепь «res». Так же в нём создаётся экземпляр «fsm», в соответствующие порты которого подключаются все созданные ранее элементы.

В блоке «always» каждые 5 наносекунд регистр «clk» меняет свое значение на противоположное.

Далее блоком «task» с именем «cycle» задана функция теста, который присваивает регистру «data» по порядку значения, переданные ему в качестве аргументов, а также симулирует нажатие на кнопку подтверждения и сброса. В

конце, с помощью функции «\$display», выводится информация об операции и её результате.

В блоке «intial» симулируется работа с конечным автоматом. Вызывается функция «cycle» с заранее сформированным набором аргументов, для проверки корректной работоспособности алгоритма.

Код тестового модуля представлен в Листинге 2.1. Результат верификации представлен на Рисунке 2.1.

Листинг 2.1 – Реализация тестового модуля конечного автомата

```
module fsm test;
reg clk = 0;
reg btn = 0;
reg reset = 0;
reg [15:0] data = 0;
wire [15:0] res;
fsm fsm(
    .R I(btn),
    .clk(clk),
    .dataIn(data),
    .reset(reset),
    .dataOut(res));
always #5 clk = \simclk;
task cycle;
   input [15:0] an, bn, cn, dn;
begin
    #15;
    data = an;
    btn = 1;
    #15;
    btn = 0;
    #15;
    data = bn;
    btn = 1;
    #15;
    btn = 0;
    #15;
    data = cn;
    btn = 1;
    #15;
    btn = 0;
    #15;
    data = dn;
    btn = 1;
    #15;
    btn = 0;
    $display("Результат операции %0b - %0b << %0b * %0b = <math>%0b", an, bn, cn
,dn, res);
    reset = 1;
    #15;
```

Рисунок 2.1 – Результат верификации тестового модуля конечного автомата

Значения вычислений совпадают с эталонными, что подтверждает корректность работы модуля конечного автомата.

# 2.2 Создание и верификация тестового модуля управления семисегментными индикаторами

Для тестирования был выбран следующий набор тестов:

- Тест на отображение для всех возможных вариантов цифр;
- Тест анодной маски пройден.

Верификационное окружение для проведения тестов модуля управления семисегментными индикаторами представлен модулем «testSevenSeg». Объявляются однобитные регистры «clk», «RESET», тридцатидвухбитный регистр «NUMBER», восьмибитный регистр «AN\_MASK», восьмибитная цепь «AN» и восьмибитная цепь «CATH». Так же в нём создаётся экземпляр «SevenSegmentLED», в соответствующие порты которого подключаются все

созданные ранее элементы. Также создаются регистры «test\_digit\_register» и «test\_an\_mask\_register» для записи результатов тестов.

Дальше, функции «get\_cath\_mask», которая выдаёт значения катодов для числа, переданного в качестве аргумента, «get\_an\_mask», которая выдаёт значения анодов для индикатора, переданного в качестве аргумента.

Далее блоком «task» с именем «test\_seven\_segments», на вход которой подаётся анодная маска, проводит тесты, поочередно заполняя «NUMBER» числами от  $1_{16}$  до  $F_{16}$ , проверяя корректность отображения чисел.

Далее блоком «task» с именем «test\_show\_stats» выводястя результаты тестирования по значениям, записанным в регистрах «test\_an\_register», «test\_digit\_register» и «test\_an\_mask\_register».

Код тестового модуля представлен в Листинге 2.2. Результат верификации представлен на Рисунке 2.2.

Листинг 2.2 – Реализация тестового модуля семисегментного индикатора

```
timescale 1ns / 1ps
module testSevenSeg;
reg clk;
initial clk = 0;
always #5 clk <= ~clk;
localparam AN COUNT = 8;
localparam CATH COUNT = 8;
localparam DIGIT SIZE = 4;
localparam DIGIT COUNT = 16;
req CE, RESET;
reg [AN COUNT*DIGIT SIZE-1:0] NUMBER;
reg [AN_COUNT-1:0] AN MASK;
initial
begin
    CE = 1;
    RESET = 0;
    NUMBER = { (AN COUNT*DIGIT SIZE) {1'b0}};
end
wire [AN COUNT-1:0] AN;
wire [CATH COUNT-1:0] CATH;
SevenSegmentLED uut (
      .clk(clk),
      .RESET (RESET),
      .NUMBER (NUMBER),
      .AN MASK (AN MASK),
      .AN(AN),
```

```
.SEG (CATH)
);
initial
begin
    test seven segments(8'b00101100);
     test show stats();
end
function [7:0] get cath mask;
    input [3:0] number;
begin
       case (number)
         4'h0: get cath mask = 8'b11000000;
         4'h1: get_cath_mask = 8'b11111001;

4'h2: get_cath_mask = 8'b10100100;

4'h3: get_cath_mask = 8'b10110000;

4'h4: get_cath_mask = 8'b10011001;
         4'h5: get_cath_mask = 8'b10010010;
         4'h6: get_cath_mask = 8'b10000010;
4'h7: get_cath_mask = 8'b11111000;
4'h8: get_cath_mask = 8'b100000000;
4'h9: get_cath_mask = 8'b100100000;
         4'ha: get_cath_mask = 8'b10001000;
         4'hb: get_cath_mask = 8'b10000011;
         4'hc: get_cath_mask = 8'b11000110;
         4'hd: get_cath_mask = 8'b10100001;
         4'he: get_cath_mask = 8'b10000110;
         4'hf: get_cath_mask = 8'b10001110;
      default: get cath mask = 8'b111111111;
       endcase
end
endfunction
function [7:0] get_an_mask;
    input [2:0] an number;
begin
    get an mask = \sim (8'b1 << an number);
end
endfunction
reg [DIGIT COUNT-1:0] test digit register;
reg test an mask register;
task test seven segments;
    input [AN COUNT-1:0] mask value;
req [3:0] i;
reg [3:0] number;
begin
     display("\n[%0t]: Тест отображения цифр на индикаторах, принципа работы
динамической индикации и анодной маски.", $time);
    test digit register = {DIGIT COUNT{1'b1}};
    test an mask register = 1'b1;
    AN MASK = mask value;
    $display("Битовая маска (AN MASK): %b", AN MASK);
    wait(uut.counter res == AN COUNT-1);
    @(posedge clk);
    number = 0;
```

```
repeat(DIGIT COUNT)
    begin
        // Подача числа на входную шину
        for (i = 0; i < AN COUNT; i = i + 1)
            NUMBER[ ((i+1)^{*}4)-1 -: 4] <= number;
        @(posedge clk);
        $display("\n[%0t]: Тест для цифры: %h", $time, number);
        for (i = 0; i < AN COUNT; i = i + 1)
        begin
            #1;
            $display("Текущий анод: %d", i);
            test digit register[number] <= CATH == get cath mask(number);</pre>
            $display("Ожидаемые сигналы на линии катодов (CATH): %b",
get cath mask(number));
            $display("Фактические сигналы на линии катодов (CATH): %b", CATH);
            test an mask register <= AN == (get an mask(i) | AN MASK);
            $display("Ожидаемые сигналы на линии анодов (ПОСЛЕ применения
анодной маски): %b", get an mask(i) | AN MASK);
            $display("Фактические сигналы на линии анодов (ПОСЛЕ применения
анодной маски): %b", AN);
            if (i != AN COUNT-1)
                @(posedge clk);
        end
        number = number + 1;
    end
end
endtask
task test show stats;
   localparam TEST COUNT = 2;
    integer test counter, i;
begin
    test counter = 0;
    $display("\n[%0t]: Результаты тестирования:", $time);
    // Отображение цифры
    if (&(test_digit_register))
    begin
        $display("1. Тест на отображение пройден успешно для всех возможных
вариантов цифр.");
        test counter = test counter + 1;
    else begin
        $display("1. Тест на отображение цифр НЕ пройден");
        for (i = 0; i < DIGIT COUNT; i = i + 1)
            if (!test digit register[i])
                $display("Ошибка отображения цифры %d", i);
    end
    // Анодная маска
    if (test_an_mask_register)
    begin
        $display("2. Тест анодной маски пройден успешно.");
        test counter = test counter + 1;
    end
    else
        $display("2. Тест анодной маски НЕ пройден.");
```

```
$display("Пройдено тестов: %0d/%0d.", test_counter, TEST_COUNT);
end
endtask
endmodule
```

```
[543000]: Результаты тестирования:

1. Тест на отображение пройден успешно для всех возможных вариантов цифр.

2. Тест анодной маски пройден успешно.
Пройдено тестов: 2/2.
```

Рисунок 2.2 – Результат верификации тестового модуля семисегментного индикатора

# 2.3 Создание и верификация тестового модуля конечного устройства

Для тестирования был выбран набор тестов аналогичный тестам конечного автомата.

Верификационное окружение для проведения тестов модуля конечного автомата представлен модулем «testbench». Для корректного тестирования значения параметров для модулей «divider» и «debouncer» в «controller» были уменьшены до значения равного четырём. Объявляются однобитные регистры «clk», «button», «button\_reset», шестнадцатибитный регистр «NUMBER», восьмибитная цепь «AN» и восьмибитная цепь «SEG». Так же в нём создаётся экземпляр «controller», в соответствующие порты которого подключаются все созданные ранее элементы.

Далее блоки «task» с именами «press\_button» и «press\_reset\_button», которые имитирует дребезг контактов и нажатие кнопок «button» и «reset».

Далее блоком «task» с именем «input\_data» с шестнадцатибитными входными параметрами «an», «bn», «cn», «dn», которые постепенно вводятся на «SWITCHES», в конце нажимается «reset».

Код тестового модуля представлен в Листинге 2.3.

```
Листинг 2.3 – Реализация тестового модуля для конечного устройства
```

```
Tucmune 2.5 — Teanusuqua mecmobozo Mooyaa ola koheenozo yempouembu

`timescale 1ns / 1ps

module testbench();

reg signed [15:0] SWITCHES = 0;
```

```
reg clk = 0;
reg button = 0;
reg button reset = 0;
wire [7:0] \overline{AN};
wire[7:0] SEG;
controller cntlr(
    .SWITCHES (SWITCHES),
    .button_in(button),
    .clk(clk),
    .button reset in(button reset),
    .AN(AN),
    .SEG(SEG));
always #5 clk = \simclk;
task press button;
    begin
        repeat($urandom range(20, 0))
        begin
            button = $random;
             #3;
        end
        button = 1;
        #80;
        repeat($urandom_range(20, 0))
        begin
            button = $random;
             #3;
        end
        button = 0;
        #80;
    end
endtask
task press reset button;
    begin
        repeat($urandom range(20, 0))
            button reset = $random;
        end
        button reset = 1;
        #80;
        repeat($urandom range(20, 0))
            button reset = $random;
             #3;
        end
        button_reset = 0;
        #80;
    end
endtask
task input data;
    input [15:0] an, bn, cn, dn;
    begin
    SWITCHES = an;
    press_button();
```

```
SWITCHES = bn;
   press button();
   SWITCHES = cn;
   press button();
   SWITCHES = dn;
   press button();
   #10;
   press reset button();
   end
endtask
initial
begin
   $srandom(35000);
   input data(16'b0000000000001101, 16'b0000000000001010 ,
16'b00000000000001001, 16'b0000000000000001);
   input data(16'b0000000000001111, 16'b0000000000000101,
input data(16'b0000000000001111, 16'b000000000000111 ,
16'b000000000000011, 16'b000000000000000);
   $stop;
end
endmodule
```

Результат каждого теста можно проверить по временной диаграмме, рассматривая значение «NUMBER», так как именно оно будет записано в семисигментные индикаторы.

На Рисунке 2.3 представлена временная диаграмма для первого теста.



Рисунок 2.3 – Временная диаграмма первого теста

На Рисунке 2.4 представлена временная диаграмма для второго теста.



Рисунок 2.4 – Временная диаграмма второго теста

 $F=a000_{16}=101000000000000_2$  что является верным значением для второго теста.

На Рисунке 2.5 представлена временная диаграмма для третьего теста.



Рисунок 2.5 – Временная диаграмма третьего теста

 $F=8000_{16}=1000000000000000_2,$  что является верным значением для третьего теста.

# 3 ДОБАВЛЕНИЕ IP-ЯДРА VIO, СОЗДАНИЕ ФАЙЛА ПРОЕКТНЫХ ОГРАНИЧЕНИЙ И ЗАГРУЗКА ПРОЕКТА НА ОТЛАДОЧНУЮ ПЛАТУ NEXYS A7

Добавлено IP-ядро VIO, обладающее двумя входными портами по восемь бит, и тремя выходными, два из которых однибитные и один шестнадцатибитный. IP-ядро VIO представлено на Рисунке 3.1.



Рисунок 3.1 – IP-ядро VIO

Так же был создан модуль для подключения VIO. Код модуля представлен в Листинге 3.1.

Листинг 3.1 – Модуль VIO

```
timescale 1ns / 1ps
module vioControl(
    input clk,
    output [7:0] AN,
    output [6:0] SEG
wire button_in, RESET;
wire[15:0] SW;
vio 0 vio (
    .clk(clk),
    .probe in0(AN),
    .probe_in1(SEG),
    .probe_out0(button in),
    .probe_out1(RESET),
    .probe_out2(SW)
);
controller controller (
```

```
.clk(clk),
.button_in(button_in),
.button_reset_in(RESET),
.SWITCHES(SW),
.AN(AN),
.SEG(SEG)
);
endmodule
```

#### Содержание файла проектных ограничений представлено в Листинге 3.2.

Листинг 3.2 – Содержимое файла проектных ограничений

```
create clock -add -name sys clk -period 10.00 -waveform {0 5} [ get ports {
clk }]
set property -dict { IOSTANDARD LVCMOS33 PACKAGE PIN E3 } [ get ports { clk }
set property -dict { IOSTANDARD LVCMOS33 PACKAGE PIN J17 } [ get ports { AN[0]
} ]
set property -dict { IOSTANDARD LVCMOS33 PACKAGE PIN J18 } [ get ports { AN[1]
} ]
set property -dict { IOSTANDARD LVCMOS33 PACKAGE PIN T9 } [ get ports { AN[2]
} ]
set property -dict { IOSTANDARD LVCMOS33 PACKAGE PIN J14 } [ get ports { AN[3]
} ]
set property -dict { IOSTANDARD LVCMOS33 PACKAGE PIN P14 } [ get ports { AN[4]
} ]
set property -dict { IOSTANDARD LVCMOS33 PACKAGE PIN T14 } [ get ports { AN[5]
} ]
set property -dict { IOSTANDARD LVCMOS33 PACKAGE PIN K2 } [ get ports { AN[6]
set property -dict { IOSTANDARD LVCMOS33 PACKAGE PIN U13 } [ get ports { AN[7]
} ]
set property -dict { IOSTANDARD LVCMOS33 PACKAGE PIN T10 } [ get ports {
SEG[0] } ]
set property -dict { IOSTANDARD LVCMOS33 PACKAGE PIN R10 } [ get ports {
SEG[1] } ]
set property -dict { IOSTANDARD LVCMOS33 PACKAGE PIN K16 } [ get ports {
set property -dict { IOSTANDARD LVCMOS33 PACKAGE PIN K13 } [ get ports {
SEG[3] } ]
set property -dict { IOSTANDARD LVCMOS33 PACKAGE PIN P15 } [ get ports {
SEG[4] } ]
set property -dict { IOSTANDARD LVCMOS33 PACKAGE PIN T11 } [ get ports {
SEG[5] } ]
set property -dict { IOSTANDARD LVCMOS33 PACKAGE PIN L18 } [ get ports {
SEG[6] } ]
set property -dict { IOSTANDARD LVCMOS33 PACKAGE PIN H15 } [ get ports {
SEG[7] } ]
```

Проект был загружен на отладочную плату NEXYS A7 и протестирован. На Рисунке 3.2–3.4 представлена фотография платы с введёнными на ней значениями и VIO.



Рисунок 3.2 – Отображение параметра D на плате



Рисунок 3.3 – Ввод значения праметра D в VIO



Рисунок 3.4 – Результат вычислений

## ЗАКЛЮЧЕНИЕ

В результате выполнения практической работы приобретён навык основных подходов и использования основных инструментов для верификации проектов. Разработано устройство, представляющее из себя конечный автомат устройства, разработанного в прошлых практических, с подключённым набором устройств для ввода/вывода. Для каждого из устройств, входящих в конечное устройство, разработано верификационное окружение для проведения тестов и проведены соответствующие тесты. Для конечного устройства так же разработано верификационное окружение и произведена верификация с использованием VIO.

#### СПИСОК ИСПОЛЬЗОВАННЫХ ИСТОЧНИКОВ

- 1. Методические указания по ПР № 3 URL: <a href="https://online-edu.mirea.ru/mod/resource/view.php?id=413209">https://online-edu.mirea.ru/mod/resource/view.php?id=413209</a> (Дата обращения: 12.03.2024).
- 2. Смирнов С.С. Информатика [Электронный ресурс]: Методические указания по выполнению практических и лабораторных работ / С.С. Смирнов М., МИРЭА Российский технологический университет, 2018. 1 электрон. опт. диск (CD-ROM).
- 3. Тарасов И.Е. ПЛИС Xilinx. Языки описания аппаратуры VHDL и Verilog, САПР, приемы проектирования. М.: Горячая линия Телеком, 2021. 538 с.: ил.